diff --git a/cv/section_projets.tex b/cv/section_projets.tex index 047db762a165ee243272be6c12b1bd68beb12990..04ae656df22337e63a439d46e548f1a09c31f6df 100644 --- a/cv/section_projets.tex +++ b/cv/section_projets.tex @@ -17,7 +17,7 @@ \project {INTERMIT - Prototype d'unité de test d'intermittences portable}{Septembre 2021 - Avril 2022} {(NDA)} - {Projet de finissant à Polytechnique Montréal, réalisé pour \href{https://thsi.ca/}{Ziota Technology Inc.} Conçu un prototype \textbf{divisant plusieurs fois la consommation} de puissance et \textbf{réduisant la surface} de la solution existante. Réalisé la partie FPGA en lien avec les équipes PCB/firmware. Écriture de documentation. Présentation de poster.} + {Projet de finissant à Polytechnique Montréal, réalisé pour \href{https://thsi.ca/}{Ziota Technology Inc.}. Conçu un prototype \textbf{divisant plusieurs fois la consommation} de puissance et \textbf{réduisant la surface} de la solution existante. Réalisé la partie \textbf{FPGA} en lien avec les équipes PCB/firmware. Écriture de documentation. Présentation de poster.\\ Expert académique: \textbf{Jean-Pierre David}} {VHDL, Modelsim, Lattice Diamond, TerosHDL} \project