From 46f45f286b1056bbd6479569171ec430869c952a Mon Sep 17 00:00:00 2001 From: =?UTF-8?q?R=C3=A9tro?= <yann.roberge@polymtl.ca> Date: Tue, 24 May 2022 16:18:55 -0400 Subject: [PATCH] =?UTF-8?q?Modifs=20pour=20postuler=20=C3=A0=20la=20ma?= =?UTF-8?q?=C3=AEtrise?= MIME-Version: 1.0 Content-Type: text/plain; charset=UTF-8 Content-Transfer-Encoding: 8bit --- cv/section_competences.tex | 6 +++--- cv/section_headline.tex | 2 +- 2 files changed, 4 insertions(+), 4 deletions(-) diff --git a/cv/section_competences.tex b/cv/section_competences.tex index 211af9e..6cff3bd 100755 --- a/cv/section_competences.tex +++ b/cv/section_competences.tex @@ -13,12 +13,12 @@ \sectionTitle{Compétences}{\faTasks} \begin{keywords} - \keywordsentry{FPGA/ASIC}{À l'aise en \textbf{VHDL} (3 projets académiques dont un processeur RISC-V); flot de conception ASIC Cadence, flots FPGA Vivado \& Lattice Diamond, dessin sous Virtuoso} + \keywordsentry{FPGA/ASIC}{À l'aise en \textbf{VHDL} (3 projets académiques dont un processeur RISC-V); flot de conception ASIC Cadence, flots FPGA Vivado \& Lattice Diamond} \keywordsentry{Logiciel Embarqué}{À l'aise en \textbf{C} (1 stage, projets personnels \& académiques), expériences en C++ et Assembleur, bare-metal et RTOS, périphériques I2C/SPI/UART} - \keywordsentry{Développement logiciel}{À l'aise en \textbf{Python} (2 stages), \textbf{Git}; environnement \textbf{GNU/Linux}, Jira; expériences sous \LaTeX, MATLAB/Simulink, Docker, dév. Web (HTML-CSS-Bootstrap)} + \keywordsentry{Développement logiciel}{À l'aise en \textbf{Python} (2 stages), \textbf{Git}; environnement \textbf{GNU/Linux}, Jira; expériences sous \LaTeX, MATLAB/Simulink, Docker, développement Web (HTML-CSS-Bootstrap)} \keywordsentry{Électronique}{LTSpice (exp. académique), laboratoire électronique, débogage, soudure} \keywordsentry{PCB}{\textbf{Altium} (2 Projets personnels), expériences sous KiCAD} - \keywordsentry{DAO}{\textbf{AutoCAD} (stage 8 mois), AutoCAD Electrical} + \keywordsentry{DAO}{AutoCAD (stage 8 mois), AutoCAD Electrical} \keywordsentry{Automatisation industrielle}{Systèmes de contrôle par PLC (stage 8 mois), RS-Logix, Logique \emph{Ladder}} \end{keywords} diff --git a/cv/section_headline.tex b/cv/section_headline.tex index b4e4dcf..a267021 100755 --- a/cv/section_headline.tex +++ b/cv/section_headline.tex @@ -10,5 +10,5 @@ % CC BY-SA 4.0 (https://creativecommons.org/licenses/by-sa/4.0/) \par{ - Étudiant en \textbf{génie électrique} et passionné par les \textbf{HDL}, les \textbf{FPGA}, les \textbf{logiciels bas-niveau} et la conception de \textbf{circuits intégrés}. Mon projet de finissant - réalisé pour Ziota Technology Inc -  \textbf{divise la consommation de puissance} d'un instrument de vérification de câblages plusieurs fois. J'ai effectué 12 mois de développement logiciel en alternance avant d'arriver à Polytechnique, sur un total de 24 mois de stages. + Étudiant en \textbf{génie électrique} et passionné par le \textbf{logiciel bas-niveau}, les \textbf{HDL}, les \textbf{FPGA} et la conception de \textbf{circuits intégrés}. Mon projet de finissant - réalisé pour Ziota Technology Inc -  \textbf{divise la consommation de puissance} d'un instrument de vérification de câblages plusieurs fois. J'ai effectué 12 mois de développement logiciel en alternance avant d'arriver à Polytechnique, sur un total de 24 mois de stages. } -- GitLab