diff --git a/cv/section_projets.tex b/cv/section_projets.tex
index 04ae656df22337e63a439d46e548f1a09c31f6df..7a8f983d7f73340162a50b7bdb4914c933525182 100644
--- a/cv/section_projets.tex
+++ b/cv/section_projets.tex
@@ -17,7 +17,7 @@
 	\project
 	{INTERMIT - Prototype d'unité de test d'intermittences portable}{Septembre 2021 - Avril 2022}
   {(NDA)}
-	{Projet de finissant à Polytechnique Montréal, réalisé pour \href{https://thsi.ca/}{Ziota Technology Inc.}. Conçu un prototype \textbf{divisant plusieurs fois la consommation} de puissance et \textbf{réduisant la surface} de la solution existante. Réalisé la partie \textbf{FPGA} en lien avec les équipes PCB/firmware. Écriture de documentation. Présentation de poster.\\ Expert académique: \textbf{Jean-Pierre David}}
+	{Projet de finissant à Polytechnique Montréal, réalisé pour \href{https://thsi.ca/}{Ziota Technology Inc.}. Conçu un prototype \textbf{divisant plusieurs fois la consommation} de puissance et \textbf{réduisant la surface} de la solution existante. Réalisé la partie \textbf{FPGA} en lien avec les équipes PCB/firmware. Écriture de documentation. Présentation de poster.}
 	{VHDL, Modelsim, Lattice Diamond, TerosHDL}
 
 	\project